Ricerca

Ricerca applicata e trasferimento tecnologico

Attività continuativa tra università, imprese e istituzioni su blockchain, Web3, tokenizzazione, privacy e AI, con orientamento a risultati operativi e misurabili. 66+ pubblicazioni, 6 brevetti, collaborazioni con MIT, EPFL, Northwestern e partner industriali internazionali.

Metriche e impatto

Pubblicazioni66+
Citazioni1 149
h-index19
i10-index31
Brevetti6
Capitoli di libro6

Fonte metriche: Google Scholar. Membro di HiPEAC (European Network of Excellence on High Performance and Embedded Architecture and Compilation) dal 2008.

Focus attuale

La ricerca è orientata a casi d'uso reali: architetture, metodi e modelli di adozione applicabili in contesti enterprise e pubblici.

01

Web3 Hub (Politecnico di Milano)

Leadership progettuale su adozione di tecnologie Web3, digital asset e iniziative di sperimentazione ad alto impatto.

02

Osservatorio Blockchain & Web3

Ricerca continuativa dal 2018 su mercato, modelli applicativi e scenari di adozione in Italia e in Europa.

03

Tokenizzazione / RWA

Studio di architetture per emissione, gestione e tracciabilità di asset digitali in contesti regolati.

04

Privacy e identità digitale

Protocolli con approccio privacy-by-design, ZKP e meccanismi di verifica interoperabili.

Aree di ricerca

Le principali aree di ricerca, dalle tecnologie blockchain ai sistemi digitali dedicati, passando per machine learning, reti di sensori ed efficienza energetica.

01

Tecnologie blockchain e DLT

Sistemi basati su blockchain, smart contract, protocolli di prova crittografica, notarizzazione, tokenizzazione e applicazioni decentralizzate. Consulenze per CONSOB, Tribunale di Firenze (CTU), MISE, Assolombarda.

02

Sistemi digitali dedicati e FPGA

Architetture riconfigurabili, sintesi ad alto livello per algoritmi ISL (Iterative Stencil Loop), implementazioni parallele per crittografia, regex matching e algoritmi multimediali su FPGA.

03

Machine learning e data analysis

Tecniche di deep learning, knowledge discovery e data mining applicate ad analisi di reti neurali in-vitro, ottimizzazione trasporti pubblici e predizione flussi di traffico.

04

Reti di sensori wireless (WSN)

Modelli e ottimizzazione dei protocolli per Body Area Network, riduzione interferenze BAN-BAN, sistemi indossabili per analisi della disfagia (progetto EPFL/Nestlé).

05

Efficienza energetica

Sistemi per la gestione intelligente di edifici complessi, trigger-action systems multi-tenant, analisi occupancy con tecnologie iBeacon.

06

Trasporti e visione 3D

Assistenti di viaggio per trasporto pubblico, ricostruzione stato della rete, predizione flussi da car sharing, sistemi di visione per riconoscimento e tracciamento oggetti.

Progetti di ricerca

Selezione di progetti gestiti o coordinati in qualità di responsabile scientifico o project leader.

Collaborazioni internazionali

Collaborazioni consolidate con università e centri di ricerca di fama internazionale e con partner industriali in Italia e all'estero.

Università e centri di ricerca

MIT EPFL Northwestern University Imperial College London University of Westminster Università di Paderborn Politecnico di Milano Università Statale di Milano Università di Milano-Bicocca

Aziende e istituzioni

Generali ABB CONSOB Deloitte Siemens ST Microelectronics Nestlé NRC Finmeccanica Saipem Telecom Italia ATM Milano AMAT Milano Inpeco Heinz Nixdorf Institut Sony (SCEE) Chinesport Startec

Pubblicazioni selezionate

Selezione di articoli su riviste e atti di conferenze internazionali. Per l'elenco completo consultare Google Scholar.

HiPEAC Best Paper Award

A high-level synthesis flow for the implementation of iterative stencil loop algorithms on FPGA devices

A. Nacci, V. Rana, I. Beretta, F. Bruschi, D. A. Atienza, D. Sciuto

DAC 2013 — 50th Annual Design Automation Conference, Austin, TX, USA

HiPEAC Best Paper Award

Design Exploration of Energy-Performance Trade-Offs for Wireless Sensor Networks

I. Beretta, F. Rincon, N. Khaled, P. Grassi, V. Rana, D. A. Atienza

DAC 2012 — 49th Annual Design Automation Conference, San Francisco, CA, USA

Top 5 Most Read — IEEE ESL

Island-Based Adaptable Embedded System Design

I. Beretta, V. Rana, D. A. Atienza, D. Sciuto

IEEE Embedded Systems Letters (ESL), Vol. 3, Issue 2, June 2011

DOI: 10.1109/LES.2011.2115991

Tunnelling Trust into the Blockchain: a Merkle Based Proof System for Structured Documents

F. Bruschi, V. Rana, A. Pagani, D. Sciuto

IEEE Access Journal, Vol. 9, pp. 103758-103771

DOI: 10.1109/ACCESS.2020.3028498

Efficient Hardware Design Of Iterative Stencil Loops

V. Rana, I. Beretta, F. Bruschi, A. Nacci, D. A. Atienza, D. Sciuto

IEEE Transactions on Computer-Aided Design (TCAD), Vol. 35, Issue 12, Dec. 2016

DOI: 10.1109/TCAD.2016.2545408

A Mapping Flow for Dynamically Reconfigurable Multi-Core System-on-Chip Design

I. Beretta, V. Rana, D. A. Atienza, D. Sciuto

IEEE Transactions on Computer-Aided Design (TCAD), Vol. 30, Issue 8, Aug. 2011

DOI: 10.1109/TCAD.2011.2138140

BuildingRules: A Trigger-Action Based System To Manage Complex Commercial Buildings

A. A. Nacci, V. Rana, B. Balaji, P. Spoletini, R. Gupta, D. Sciuto, Y. Agarwal

ACM Transactions on Cyber-Physical Systems (TCPS), Vol. 2, Issue 2, June 2018

DOI: 10.1145/3185500

Mine with it or sell it: the superhashing power dilemma

F. Bruschi, V. Rana, L. Gentile, D. Sciuto

ACM SIGMETRICS Performance Evaluation Review (PER), Vol. 46, Issue 3, Dec. 2018

DOI: 10.1145/3308897.3308954

Criptovalute ed attività criminali: ragioni di un dialogo interdisciplinare

F. Bruschi, F. Di Vizio, V. Rana

Quaderno della Rivista Trimestrale della Scuola di Perfezionamento per le Forze di Polizia, Vol. II/2022

A Privacy Preserving Identification Protocol for Smart Contracts

F. Bruschi, V. Rana, T. Paulon, D. Sciuto

BRAIN Workshop, co-located with IEEE ISCC 2021

Brevetti

6 brevetti depositati come inventore nell'ambito delle tecnologie blockchain e della sicurezza digitale.

Concesso 2025PCT

Validazione e certificazione di autenticità di contenuti digitali

Brevetto italiano n. 102023000012651. Estensione PCT/IB2024/056020. Deposito: 20/06/2023.

Concesso 2021

Certificazione di risorse e contenuti online tramite blockchain

Domanda n. 102019000004151. Titolo: Sistema e metodo per la certificazione dell'esistenza di un contenuto digitale. Deposito: 21/03/2019.

Depositato 2019

Certificazione affidabile di informazioni strutturate in smart contract

Domanda n. 102019000011688. Titolo: Sistema e metodo di prova per documenti strutturati. Deposito: 12/07/2019.

Concesso 2022

Profilazione di utenti basata su blockchain

Domanda n. 102020000006832. Gestione di dati di profilazione personali in un sistema di volantinaggio digitale. Deposito: 01/04/2020.

Concesso 2022PCT

Valutazione e certificazione dell'apprendimento a distanza

Domanda n. 102020000007756. Estensione PCT/IB2021/052956. Sistema blockchain per gestione automatizzata dell'e-learning. Deposito: 10/04/2020.

Brevetto europeoConcesso 2023

Scambio, trasferimento e trasporto di asset digitali

Brevetto europeo EP4092597. Dispositivo portatile per lo scambio e il trasporto di informazioni digitali sensibili. Deposito: 18/05/2021.

Capitoli di libro

6 capitoli pubblicati con editori Springer, IGI Global e CRC Press.

Design Methodologies for Reconfigurable NoC-based Embedded Systems

V. Rana, F. Bruschi, A. Miele, M. Santambrogio, D. Sciuto

CRC Press, Devices, Circuits, and Systems Series, 2015

Dynamic Reconfigurable NoCs: Characteristics and Performance Issues

V. Rana, M. D. Santambrogio, S. Corbetta

IGI Global Publisher, 2009

A Reconfigurable Network-on-Chip Architecture for Optimal Multi-Processor SoC Communication

V. Rana, D. A. Atienza, M. D. Santambrogio, D. Sciuto, G. De Micheli

Springer, VLSI-SoC: Design Methodologies for SoC and SiP, Vol. 313, 2010

An adaptive genetic algorithm for dynamically reconfigurable modules allocation

V. Rana, C. Sandionigi, M. D. Santambrogio, D. Sciuto

Springer, VLSI-SoC: Advanced Topics on Systems on a Chip, Vol. 291, 2009

Attività di revisione e organizzazione

Organizzazione conferenze

Great Lakes Symposium on VLSI (GLSVLSI) 2011

Local Chair — EPFL, Losanna, Svizzera

Conference on Field Programmable Logic (FPL) 2010

Local Chair — Politecnico di Milano, Italia

Program Committee (TPC)

FPL 2010–2014 DATE 2012–2014 RAW 2013–2015 EUC 2011–2013 PDP 2014 WRC 2014 CHA'N'GE 2011–2012 DASIP 2011

Revisore per riviste internazionali

IEEE TCAD IEEE TPDPS IEEE ESL IEEE TII ACM TRETS ACM TECS Elsevier JSA Elsevier Integration Elsevier C&EE

Revisore per conferenze internazionali

DAC DATE CODES+ISSS FPL ARC RAW ISVLSI FPT GLSVLSI SPL VLSI-SoC SoC ReConFig EUC

Roadmap di ricerca